Запонитающее устройство, содержащее накопитель, числовые шины которого соединены с выходами
дешифратора адреса строк, входы которого подключены к выходам регистра адреса строк, входы которого соединены с одними из выходов коммутатора, другие выходы которого соединены с входами регистра адреса столбцов, выходы которого подключены к входам дешифратора адреса столбцов, выходы которого соединены с входами элементов ИЛИ, первыми входами элементов И и управляющими входами блока считывания, выход которого соединен с первым входом первого сумматора по модулю два, второй вход которого подключен к выходу первого блока коррекции, одни из входов которого соединены с выходами элементов ИЛИ и одними из входов второго блока
коррекции, другие входы которого подключены соответственно к выходу первого сумматора по модулю два, к вторым, к третьим и к четвертым входам элементов И, выходы которых соединены с одними из разрядных шин накопителя, выходы второго блока коррекции подключены к другим разрядным
шинам накопителя, выходы которого соединены с информационными входами блока считывания и входами блока контроля, вторые, третьи и четвертые входы элементов И являются соответственно входом разрешения записи, S входом записи и управляющим входом устройства, а выход первого сумматора по модулю два является выходом, устройства, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены группа триггеров и первый триггер, ‘выход которого соединен с управляющими входами триггеров группы, информационные входы которых подключены к
выходам блока контроля, а выходы — к другим входам первого блока коррекции, управляющий и установочные входы триггера соединены соответственно с вторыми и с четвертыми входами
элементов И.